Notice
Recent Posts
Recent Comments
일 | 월 | 화 | 수 | 목 | 금 | 토 |
---|---|---|---|---|---|---|
1 | 2 | 3 | 4 | |||
5 | 6 | 7 | 8 | 9 | 10 | 11 |
12 | 13 | 14 | 15 | 16 | 17 | 18 |
19 | 20 | 21 | 22 | 23 | 24 | 25 |
26 | 27 | 28 | 29 | 30 | 31 |
Tags
- 주식
- 동적프로그래밍
- 모터종류
- 직선의 방정식
- WebService
- SQLite
- PID
- 최소 신장 트리
- 알고리즘
- 전세
- PID 제어
- 리눅스
- 리본
- SW 검정
- 네트워크 문제 해결
- Ctrl z
- 특허
- 플레인 스위핑
- 동적 프로그래밍
- Linux
- algorithm 함수
- 모든 경우수 돌기
- gsoap
- 유클리드 거리
- vc mfc
- 진보성
- pca
- 주성분 분석
- 보정서
- SW검정
Archives
- Today
- Total
목록ram 타이밍 이해 (1)
SDRAM 인터페이스 설명
(1)SDRAM 측면 RAM은 SRAM(Static RAM)과 DRAM(Dynamic RAM)으로 나뉜다. SRAM은 플립플랍(논리게이트)을 이용하여 비트 데이타를 저장한다. 가장 빠른 램의 형태 로 외부 지원 회로가 거의 필요없으며 전력 소모가 상대적으로 낮다. 반면 비트 당 저장 비용이 비싸다. DRAM은 커패시터 배열을 이용하여 비트 데이타를 저장한다. 커패시터 배열이 전하를 금방 방전해 버리므로 DRAM은 1000분의 1초와 같은 일정 주기로 재충전을 해주어야 한다. 바로 이 재충전을 위해서는 부가회로가 필요하며, 재충전으로 인해 프로세서가 메모리를 참조 하는 과정이 지연될 수 있다. 반면 비트 당 저장 비용은 싸다. 컴퓨터의 메모리 계층구조에서, 바로 캐쉬가 SRAM으로 구성되고 주메모리가 DR..
임베디드
2009. 1. 8. 17:20